«ヘテロジニアス»に関連する日本語の本
以下の図書目録から
ヘテロジニアスの使いかたを見つけましょう。
ヘテロジニアスに関する本と日本語文献で使われた文脈を提供するための簡単な抜粋文。
1
OpenCL入門: マルチコアCPU・GPUのための並列プログラミング
ヘテロジニアスな並列計算機環境に適したプログラミングのためのフレームワーク。
HEP は論理的には 64 個の同じプロセサがあるシステムであり,ヘテロジニアス(Heterogeneous)はおかしいと思い,筆者は, Smith 氏にヘテロジニアスではなくホモジニアス( Homogeneous )ではないかと質問したことがある。そうすると,当時,このスパコンは米国 ...
3
IT Service Management教科書 JP1認定エンジニア 第3版
... 制御ができる。| T リソース管理[] T リソース管理は、ヘテロジニアスな環境(異種混在環境)の IT リソースをエージェントレスで横断的に一元管理する。[] T リソース管理基盤は、複数の仮想化ソフトウェア、○ S 、ハードウェアが混在するヘテロジニアスな環境の ...
4 )ヘテロマルチコアヘテロジニアスとは“不均一”という意味である。たとえば、 ARMI と DSP のように、アーキテクチャが異なる CPU (コア)を組み合わせたシステムが存在する。コアごとに専門の仕事を決め、各コアが通信をしながら仕事を進める。そもそもコア ...
バロック哲学では、世界はひとっの巨大な連続体として、とりあつかわれてやりかたは、ヘテロジニアスをあっかうために、十八世紀のバロック哲学があみだした手法から、多博物学は、豊かな多様性をシステムの中に包摂しつくすために、連続性の原理を活用した ...
6
情報処理教科書 エンベデッドシステムスペシャリスト 2015~2016年版
集積するCPUの種類により,同一のCPUを複数個搭載するものをホモジニアス・マルチコア,異なる種類のCPUを組み合わせて搭載するものをヘテロジニアス・マルチコアと༻ޠղઆ ポラックの法則プロセッサの処理能力は,チップサイズの平方根に比例する,という ...
7
マウス実験の基礎知識 第2版 - 29 ページ
... 系統へ戻し交配「 A 系統へ戻し交配| | | | -呼下『'町『 m mm II 「兄妹交配「「兄妹交配 Eno 世代兄妹交配|ホモ化|| |第 1 番染色体第 2 番染色体第 3 番染色体第 4 番染色体コンソミックコンソミックコンソミックコンソミック× 20 世代ヘテロジニアスストックマウス( ...
8
インフラエンジニア教本 ――ネットワーク構築技術解説 - 91 ページ
1972 | Xerox が Alto システム用に Alto Aloha Network を考案 1973 |Alto Aloha Network をヘテロジニアス化し Ethernet と命 1976 | NCC ( NationalComputerConference )で Experimental Ethernet を発表 〜小悪魔のイラスト日記 1 「ケーブル」. たく同じ ...
9
ヘネシー&パターソン コンピュータアーキテクチャ 定量的アプローチ 第5版
実際に、GPU 業界では区別するために、この種のアーキテクチャのことをヘテロジニアスと呼んでいる。大きなデータ並列性がある問題に対しては、MIMD 向けの古典的なプログラミングに比べて、これら 3 つの SIMD 方式はプログラマにとって理解が容易である ...
John L. Hennessy, David A. Patterson, 2014
10
Ajaxアプリケーション& Webセキュリティ - v ページ
最後の特性は“将来の拡張”と呼ばれ、今後のマイクロプロセッサーの進化で、ますます重要になります。ヘテロジニアスなプロセッサー・コアや NU 鵬のような概念は、抽象的なプログラミング・スタイルを並列化に使用しないプログラマーには適していません。
用語«ヘテロジニアス»を含むニュース項目
国内外の報道機関が語った内容や、次のニュース項目の文脈から
ヘテロジニアスという用語がどのように使われているかを調べてみましょう。
IDT、低レイテンシのコンピューティングプラットフォームを発表
IDTは、低レイテンシのコンピューティング性能を備え、ネットワークエッジでリアルタイムのビッグデータ解析とディープラーニングを実現する、ヘテロジニアスなモバイルエッジコンピューティングプラットフォームを同社のオープンハイパフォーマンス解析/ ... «マイナビニュース, 10月 15»
アルテラ、業界最高速・最大集積度 Stratix 10 FPGA & SoC の …
業界最高性能、最高集積度の FPGA と先進的なエンベデッド・プロセッシング機能、GPU クラスの浮動小数点演算性能、およびヘテロジニアス 3D SiP インテグレーションを組み合わせることにより、次世代の通信、データセンター、IoTインフラストラクチャ、防衛、 ... «PR TIMES, 6月 15»
【レポート】GTC 2015 - ヘテロジニアスHPCとNVLINK
GTC 2015においてNVIDIAのTesla関係のCTOであるSteve Oberlin氏がCPUとGPUを組み合わせるヘテロなHPCと、それに対してNVLINKがどのような効果を持つかについて発表を行った。 次の2つのグラフは、並列化可能な部分が98%のケースと60%の ... «マイナビニュース, 4月 15»
ザイリンクス、All Programmable SoC および MPSoC 向けSDSoC 開発 …
SDSoC 開発環境では、使いやすい Eclipse 統合設計環境 (IDE) とヘテロジニアスな Zynq® All Programmable SoC および MPSoC デプロイメント用の包括的な開発プラットフォームが含まれており、ASSP と同様の非常に簡単なプログラミング環境が提供 ... «PR TIMES, 3月 15»
AMD、ヘテロジニアス環境対応のオープンソースC++コンパイラ「C++ …
このコンパイラはヘテロジニアスプラットフォームにおける、CPU/GPU間のデータ共有を簡素化する共有物理メモリをサポートしており、米AMDのマンジュ・ヘッジ氏は「CPUとGPUにまたがる共有物理メモリを通じてLinuxとWindowsの双方で生産性の向上と ... «@IT MONOist, 8月 14»
メンターがヘテロジニアスSoC向け包括ソリューションを提供、作業効率 …
ヘテロジニアスマルチコアSoCは、高い処理性能や豊富な機能などさまざまなメリットが得られるものの、ソフトウェアの開発効率が大きな課題になっている。もちろん、ヘテロジニアスマルチコアSoCが搭載するプロセッサコアそれぞれについての開発環境は既に ... «@IT MONOist, 7月 14»
AlteraとIntel、マルチダイデバイスの開発に向けて製造における提携を拡張
この集積化には、高性能ヘテロジニアスマルチダイ配線技術が用いられ、これにより、Alteraのヘテロジニアスマルチダイデバイスは、従来の2.5/3D手法の利点に優れたコストメリットを付加できるようになるとのことで、通信、高性能コンピュータ、放送、および ... «マイナビニュース, 3月 14»
新時代到来! ヘテロジニアス・コンピューティング最新動向【後編】
AMD Aシリーズプロセッサ“Kaveri”が正式に発表された。ヘテロジニアス・コンピューティングに向けたフレームワーク「HSA」対応アプリケーションの開発プラットフォームとしても期待を集めているKaveri。Kaveriの詳細やARMの動向を交えながらHSAの現状と ... «EE Times Japan, 2月 14»
【後藤弘茂のWeekly海外ニュース】2014年にはメジャーになるARMの省 …
ARMの省電力技術「big.LITTLE」が、新たな段階に入る。新しいソフトウェアモデル「Global Task Scheduling(GTS)」によって、ヘテロジニアス(Heterogeneous:異種混合)構成のCPUコアをより有効に使い、省電力とパフォーマンスアップを効率的に実現できる ... «PC Watch, 12月 13»
メディアテック、真のオクタコアMT6592を発表
さらにメディアテックのCPUでのヘテロジーニアス・マルチプロセッシング(HMP)におけるリーダーシップに付加されるものとして、同社のMT6592を含むすべてのモバイルSOCには、ヘテロジニアス・コンピューティング(HC)アーキテクチャーが使用されており、 ... «共同通信PRワイヤー, 11月 13»